Texnologiya, Electronics
T flip-flop. Əməliyyat prinsipi, funksional circuit
Tetik - sadə cihaz digital maşın. Bu sabitlik iki dövlətlər var. Bu şərtlərdən biri bir dəyər "1" və "0" digər verilir. Birbaşa və ters: Device statusu, və orada saxlanılır ikili məlumatların dəyəri çıxış siqnalları müəyyən edilir. bir məntiqi bir uyğundur birbaşa çıxış potensial müəyyən edilir halda, sonra flip-flop dövlət vahidi (ters çıxış potensial məntiqi sıfır uyğundur) adlanır. birbaşa çıxış potensial deyil, onda trigger şərt sıfır adlanır.
Tetikler aşağıdakı xüsusiyyətləri ilə təsnif edilir:
məlumat (sinxron və asinxron) qeyd üsulu 1..
nəzarət məlumat (statistika, dinamik, bir-mərhələ, çoxpilləli) yolu ilə 2..
3. məntiqi əlaqələri həyata keçirilməsi yolu ilə (JK-flip-flop, RS-tetikler T flip-flop, D-flip-flop və digər növləri).
tetikler bütün növ əsas parametrləri aşağıdakılardır: giriş siqnal, flip-flop keçid və əməliyyat vaxt imkan üçün tələb olunan gecikmə vaxt maksimum müddəti.
Bu yazıda, cihaz bu növü haqqında danışmaq edək necə - T flip-flop. Belə tetikler hesablanması giriş adlanır yalnız bir məlumat (T) daxil var. Hər nəzarət siqnal count (T) daxil qəbul sonra isostoyanie dəyişir.
keçid masa sözlərinə görə, belə flip-flops əməliyyat hüquq xarakterik tənlik ilə təsvir olunur: Q (t + 1) = TtQ't V T'tQt. tənlik onu qəbul (T) üçün müraciət edərkən T flip-flop bərpa pulse çıxış vahid statusunu qorumaq olacaq, bir məntiq sıfır ki, aşağıdakı.
Q t | T t | Q (t + 1) |
0 | 0 | 0 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
masa T-flip-flop əlavə əməliyyatı reallaşdıran göstərir ki, və bu trigger hesablanması, informasiya (T) input-hesablanması daxil adı ilə nəticələndi. dirək girişinə siqnal kimi tez-tez onun çıxış (Q) daha iki dəfə görünür. Buna görə, T-flip-flop tezlik separatçı kimi istifadə olunur.
T-trigger asinxron tipli iki mərhələli RS yəni əlavə əlaqələri ilə flip-flop əsasında inşa edilə bilər: trigger output (Q) daxil (R) və giriş (S) ilə çıxış (Q) bağlı olmalıdır. Data giriş (T) sinxron input (C) olacaq.
şəkil T-flip-flop göstərir. Scheme funksional.
VƏ-NO element bir məntiq bir səviyyədə istehsal edəcək, çünki ilkin dövlət, məlumat giriş-flip flop (R və S) məntiq-zero level, məntiqi sıfır counter (T) daxil tətbiq zaman ilk flip-flop ikinci flip-flop daimi surəti dövlət baş verir qidalanır ikinci flip-flop daxil. T-flip-flop birlik bir dövlət, onda giriş (R və S) müvafiq olaraq sıfır və bir səviyyədə təchiz olunacaq. məntiqi bir bərabər ilk siqnal count daxil Müraciət, ilk flip-flop məntiq bölmənin daxil yazılmışdır. NAND qapısı çıxdı sıfır səviyyəsi onun vəziyyətinin blok deyil, çünki ikinci flip-flop dövlət, dəyişmir. hesablanması pulse daxil (T) aradan qaldırılması sonra sıfır qurmaq və ikinci trigger açarları məntiq biri edir.
şəkil T-sinxron trigger. Scheme funksional.
T flip-flop daxil at məntiqi bir potensial ardıcıllığı təmsil lazım sinxron T flip-flops istifadə olunur.
Similar articles
Trending Now